才能符合此表達(dá)式。換句話說,在ADDR等于1000的同時(shí)DATA等于2000。因此,如果要在同時(shí)發(fā)生兩個(gè)事件時(shí)觸發(fā),則應(yīng)使用布爾邏輯表達(dá)式。常見錯(cuò)誤是應(yīng)使用布爾邏輯表達(dá)式時(shí)嘗試使用兩個(gè)序列步驟,或者應(yīng)使用兩個(gè)序列步驟時(shí)嘗試使用布爾邏輯表達(dá)式。當(dāng)多個(gè)事件同時(shí)發(fā)生時(shí)使用布爾邏輯表達(dá)式,而在一個(gè)事件接著一個(gè)事件發(fā)生時(shí)使用多個(gè)序列步驟。分支:分支類似于C編程語言中的Switch語句和Basic中的SelectCase語句。分支可提供測(cè)試多個(gè)sADDR”。多數(shù)邏輯分析儀還支持“notinrange”功能。范圍是一種方便的快捷方式,因此您無需指定“ADDR>=1000andADDR標(biāo)志:標(biāo)志是用于從一個(gè)模塊向另一個(gè)模塊發(fā)送信號(hào)的布爾變量。當(dāng)某種情況在某一模塊中發(fā)生而稍后被另一模塊測(cè)試時(shí)可以設(shè)置標(biāo)志。在下面的示例中,標(biāo)志1用于跟蹤在模塊1的觸發(fā)序列中發(fā)生的情況,如,如果想在ADDR=1000第5次出現(xiàn)時(shí)觸發(fā),可以將觸發(fā)設(shè)置為:IfADDR=1000occurs5timesthenTrigger全局計(jì)數(shù)器類似于整數(shù)變量。全局計(jì)數(shù)器比發(fā)生計(jì)數(shù)器更靈活,因?yàn)樗鼈兛捎糜跒閺?fù)雜事件(例如一個(gè)時(shí)鐘沿后跟另一時(shí)鐘沿的事件)計(jì)數(shù)??梢栽黾印y(cè)試和重新設(shè)置全局計(jì)數(shù)器。默認(rèn)情況下,全局計(jì)數(shù)器以零開頭并且不需要重新設(shè)置。分析儀哪家強(qiáng)?歐奧強(qiáng)!韶關(guān)USB協(xié)議分析儀那家好
DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。這種類型的時(shí)鐘計(jì)時(shí)會(huì)使邏輯分析儀中的數(shù)據(jù)采樣與被測(cè)設(shè)備中的時(shí)鐘異步。具體來講:定時(shí)分析儀適用于顯示信號(hào)活動(dòng)“相當(dāng)于其他信號(hào)”“何時(shí)”發(fā)生。定時(shí)分析儀側(cè)重于查看各個(gè)信號(hào)之間的時(shí)序關(guān)系,而不是與被測(cè)設(shè)備中控制執(zhí)行的信號(hào)之間的時(shí)序關(guān)系。這就是為什么定時(shí)分析儀可以對(duì)與被測(cè)設(shè)備時(shí)鐘信號(hào)“不同步”或異步的數(shù)據(jù)進(jìn)行采樣。在定時(shí)采集模式下,邏輯分析儀的工作是對(duì)輸入波形進(jìn)行采樣,從而確定它們是高電平還是低電平。為了確定高低,邏輯分析儀會(huì)將輸入信號(hào)的電壓電平與用戶定義的電壓閾值進(jìn)行比較。如果采樣時(shí)信號(hào)高于閾值,則分析儀將信號(hào)顯示為1或高。同樣,低于閾值的信號(hào)將顯示為0或低。下圖闡釋了當(dāng)正弦波跨過閾值電平時(shí)邏輯分析儀對(duì)其進(jìn)行采樣的情況。圖2定時(shí)分析采集原理采集之后采樣點(diǎn)被存儲(chǔ)在內(nèi)存中,并用于重建方形數(shù)字波形。這種要使一切變成方形的處理方式似乎會(huì)限制定時(shí)分析儀的用處。不過定時(shí)分析儀本來也不是打算用作參數(shù)儀器的。若要查看信號(hào)的上升時(shí)間,可以使用示波器。若需校驗(yàn)幾個(gè)或幾百個(gè)信號(hào)之間的時(shí)序關(guān)系,對(duì)其同時(shí)進(jìn)行查看,則定時(shí)分析儀才是正確的選擇。湖州USB協(xié)議分析儀SMI(MDIO)協(xié)議分析儀/訓(xùn)練器找歐奧!
但昂貴的價(jià)格也不是個(gè)人所能承受的。作為工程師手頭常備的開發(fā)工具,目前有許多入門級(jí)的邏輯分析儀設(shè)計(jì),整體功能雖然不能和專業(yè)儀器相比,但是用較低的成本來實(shí)現(xiàn)特定的功能,也是非常成功的設(shè)計(jì)。本文以下討論的邏輯分析儀,主要是指這類入門級(jí)設(shè)計(jì)?;陔娔X并口的邏輯分析儀曾是主流,但是近年來電腦系統(tǒng)逐步不再配置并口,這類設(shè)計(jì)已經(jīng)成為明日黃花,還具有原理學(xué)習(xí)的價(jià)值。另一類的邏輯分析儀,是以低速單片機(jī)為基礎(chǔ)的。很多愛好者用PIC、AVR等常見單片機(jī)設(shè)計(jì)了自己的作品。但這類單片機(jī)邏輯分析儀的共同弱點(diǎn)就是采樣速度太慢,通常不超過1MHz。以USBIO芯片為基礎(chǔ)的入門級(jí)邏輯分析儀現(xiàn)在為流行。比如Saleaelogic,還有類似的USBee等。這類產(chǎn)品主要采用一個(gè)USBIO芯片,例如CYPRESS公司的CY7C68013A-56PVXC,所有的信號(hào)觸發(fā)和處理工作都是電腦上的軟件完成的,硬件部分就只是一個(gè)數(shù)據(jù)記錄儀。高采樣速度為24MHz。它們可以“無限數(shù)量”地采樣,因?yàn)樗械臄?shù)據(jù)都是存儲(chǔ)在電腦里的。目前一般多是8個(gè)通道,更多的通道數(shù)量會(huì)成比例地降低高采樣速度。這類產(chǎn)品構(gòu)造簡(jiǎn)單,方便易用,價(jià)格便宜,是調(diào)試單片機(jī)開發(fā)工作的好工具。它的缺點(diǎn)主要是采樣速度只有24MHz、8個(gè)通道。
歐奧電子也有提供高難度焊接,以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。通過在整個(gè)信號(hào)活動(dòng)信封內(nèi)執(zhí)行全時(shí)掃描,眼定位可以顯示在時(shí)間和電壓的小窗口中檢測(cè)到的轉(zhuǎn)變。這些掃描稱為眼圖掃描(eyescan)。像示波器一樣,眼圖掃描用于顯示測(cè)量數(shù)據(jù)。每個(gè)窗口中的轉(zhuǎn)變數(shù)量都會(huì)突出顯示。這可以使概覽眼型圖案,并確定是否需要使用示波器來進(jìn)一步詳細(xì)地查看信號(hào)。圖19眼圖掃描可以運(yùn)行導(dǎo)致自動(dòng)設(shè)置閾電壓和采樣位置的eyescan,或運(yùn)行只導(dǎo)致自動(dòng)設(shè)置采樣位置的eyescan。眼定位測(cè)量收集數(shù)據(jù)所基于的通道數(shù)量會(huì)影響測(cè)量時(shí)間。當(dāng)一個(gè)模塊中存在多個(gè)邏輯分析儀卡時(shí)將出現(xiàn)異常;在這種情況下,測(cè)量將同時(shí)并行運(yùn)行。支持差分信號(hào)的邏輯分析儀中的眼圖掃描EyeScan:支持差分信號(hào)的邏輯分析儀(如16962A邏輯分析儀模塊)針對(duì)輸入使用真值差分接收器:可編程參考電壓將計(jì)入負(fù)輸入。這是分析儀采用單端探頭時(shí)的閾電壓。對(duì)于差分探測(cè)的相關(guān)操作,通常將參考電壓編寫為0V:隨后將接收器的輸出與0V進(jìn)行比較,從差分輸入信號(hào)產(chǎn)生內(nèi)部邏輯信號(hào)。請(qǐng)注意。I3C訓(xùn)練器邏輯分析儀/訓(xùn)練器找歐奧!
邏輯分析的概念邏輯分析儀也是非常常用的儀表,與示波器一樣,是數(shù)字設(shè)計(jì)和測(cè)量的經(jīng)典儀器之一。數(shù)字電路測(cè)量時(shí),何時(shí)應(yīng)使用示波器呢?一般而言,當(dāng)需要精確參數(shù)信息(如時(shí)間間隔和電壓讀數(shù))時(shí)可以使用示波器。具體來講:當(dāng)需要測(cè)量信號(hào)的較小電壓偏移(如低于或超出)時(shí)。當(dāng)需要較高的時(shí)間間隔精度時(shí)。示波器能夠采集精確的參數(shù)信息,如脈沖的上升沿上兩點(diǎn)之間的高精度時(shí)間。圖1示波器用于測(cè)量信號(hào)的模擬波形一般而言,邏輯分析儀用于查看多個(gè)信號(hào)之間的定時(shí)關(guān)系,或者用于捕獲信號(hào)所運(yùn)載的數(shù)據(jù)。當(dāng)被測(cè)設(shè)備的信號(hào)超過電壓閥值時(shí),邏輯分析儀會(huì)表現(xiàn)出與邏輯電路相同的反應(yīng)。它將識(shí)別信號(hào)的高低。具體來講:當(dāng)需要立即查看多個(gè)信號(hào)時(shí)。邏輯分析儀可以很好地組織和顯示多個(gè)信號(hào)。一般任務(wù)是將多個(gè)信號(hào)組成一條總線并分配一個(gè)自定義名稱。地址、數(shù)據(jù)和控制總線都是有性的示例。當(dāng)需要使用與硬件相同的方式查看系統(tǒng)中的信號(hào)時(shí)。信號(hào)顯示在一個(gè)時(shí)間軸上,這樣就可以查看相對(duì)于其他總線信號(hào)或時(shí)鐘信號(hào)的轉(zhuǎn)變的發(fā)生時(shí)間。當(dāng)需要象接收芯片一樣基于時(shí)鐘邊沿,捕獲總線中的信息時(shí)。接收芯片基于時(shí)鐘邊沿判斷總線上的地址、命令和數(shù)據(jù)。邏輯分析儀象一個(gè)偵聽器。SMBus邏輯分析儀/協(xié)議訓(xùn)練器找歐奧!汕尾PCIE協(xié)議分析儀售價(jià)
ONFI v4邏輯分析儀/訓(xùn)練器找歐奧!韶關(guān)USB協(xié)議分析儀那家好
還要對(duì)信號(hào)進(jìn)行放,因?yàn)閭鬟f過來的信號(hào)幅度比較小。圖23探頭的信號(hào)完整性考慮探頭的負(fù)載效應(yīng)主要分為兩種類型:直流負(fù)載和交流負(fù)載。直流負(fù)載:探頭看起來象一個(gè)對(duì)地的直流負(fù)載,一般是20K歐姆。如果被測(cè)總線具有弱上拉或弱下拉特性(即上下拉電阻較),這個(gè)負(fù)載可能會(huì)導(dǎo)致邏輯錯(cuò)誤。直流負(fù)載主要由探頭尖的電阻決定,這個(gè)電阻阻值越,直流負(fù)載越小,阻值越小,直流負(fù)載越。交流負(fù)載:探頭包含寄生電容和電感。這些寄生參數(shù)會(huì)減小探頭帶寬和導(dǎo)致信號(hào)反射。我們需要在被測(cè)電路接收端和探頭尖處考慮信號(hào)完整性。探頭帶寬被降低主要來自2個(gè)方面:探頭電容和探頭與目標(biāo)連接的連線的電容。探頭導(dǎo)致信號(hào)反射的原因是4個(gè)方面:探頭電容和電感;探頭在被測(cè)總線上的探測(cè)位置;總線的拓?fù)浣Y(jié)構(gòu);探頭和目標(biāo)間連線的長(zhǎng)度。對(duì)于交流負(fù)載,我們需要考慮:探測(cè)點(diǎn)在傳輸線的位置,總線的拓?fù)浣Y(jié)構(gòu)和探頭和目標(biāo)間連線的長(zhǎng)度。探頭的負(fù)載除了可以用復(fù)雜的Spice模型仿真分析外,也可以用簡(jiǎn)單的RC模型簡(jiǎn)單預(yù)估負(fù)載效應(yīng)。下圖是典型探頭的RC模型。圖24常用探頭的RC模型我們需要仔細(xì)考慮探頭和目標(biāo)之間的連線。為了可靠的電氣連接,有三種方式可選擇:短線探測(cè)(StubProbing),阻尼電阻探測(cè)。韶關(guān)USB協(xié)議分析儀那家好